首页 > 第2节 多层PCB设计布局和布线原则

第2节 多层PCB设计布局和布线原则

11.2.1 元器件布局的一般原则



设计人员在电路板布局过程中需要遵循的一般原则如下。



(1)元器件最好单面放置。如果需要双面放置元器件,在底层(Bottom Layer)放置插针式元器件,就有可能造成电路板不易安放,也不利于焊接,所以在底层(Bottom Layer)最好只放置贴片元器件,类似常见的计算机显卡PCB板上的元器件布置方法。单面放置时只需在电路板的一个面上做丝印层,便于降低成本。



(2)合理安排接口元器件的位置和方向。一般来说,作为电路板和外界(电源、信号线)连接的连接器元器件,通常布置在电路板的边缘,如串口和并口。如果放 置在电路板的中央,显然不利于接线,也有可能因为其他元器件的阻碍而无法连接。另外在放置接口时要注意接口的方向,使得连接线可以顺利地引出,远离电路 板。接口放置完毕后,应当利用接口元器件的String(字符串)清晰地标明接口的种类;对于电源类接口,应当标明电压等级,防止因接线错误导致电路板烧 毁。



(3)高压元器件和低压元器件之间最好要有较宽的电气隔离带。也就是说不要将电压等级相差很大的元器件摆放在一起,这样既有利于电气绝缘,对信号的隔离和抗干扰也有很大好处。



(4)电气连接关系密切的元器件最好放置在一起。这就是模块化的布局思想。



(5)对于易产生噪声的元器件,例如时钟发生器和晶振等高频器件,在放置的时候应当尽量把它们放置在靠近CPU的时钟输入端。大电流电路和开关电路也容易 产生噪声,在布局的时候这些元器件或模块也应该远离逻辑控制电路和存储电路等高速信号电路,如果可能的话,尽量采用控制板结合功率板的方式,利用接口来连 接,以提高电路板整体的抗干扰能力和工作可靠性。



(6)在电源和芯片周围尽量放置去耦电容和滤波电容。去耦电容和滤波电容的布置是改善电路板电源质量,提高抗干扰能力的一项重要措施。在实际应用中,印制 电路板的走线、引脚连线和接线都有可能带来较大的寄生电感,导致电源波形和信号波形中出现高频纹波和毛刺,而在电源和地之间放置一个0.1?F的去耦电容 可以有效地滤除这些高频纹波和毛刺。如果电路板上使用的是贴片电容,应该将贴片电容紧靠元器件的电源引脚。对于电源转换芯片,或者电源输入端,最好是布置 一个10?F或者更大的电容,以进一步改善电源质量。



(7)元器件的编号应该紧靠元器件的边框布置,大小统一,方向整齐,不与元器件、过孔和焊盘重叠。元器件或接插件的第1引脚表示方向;正负极的标志应该在 PCB上明显标出,不允许被覆盖;电源变换元器件(如DC/DC变换器,线性变换电源和开关电源)旁应该有足够的散热空间和安装空间,外围留有足够的焊接 空间等。



11.2.2 元器件布线的一般原则



设计人员在电路板布线过程中需要遵循的一般原则如下。



(1)元器件印制走线的间距的设置原则。不同网络之间的间距约束是由电气绝缘、制作工艺和元件大小等因素决定的。例如一个芯片元件的引脚间距是8mil, 则该芯片的【Clearance Constraint】就不能设置为10mil,设计人员需要给该芯片单独设置一个6mil的设计规则。同时,间距的设置还要考虑到生产厂家的生产能力。



另外,影响元器件的一个重要因素是电气绝缘,如果两个元器件或网络的电位差较大,就需要考虑电气绝缘问题。一般环境中的间隙安全电压为200V/mm,也就是5.08V/mil。所以当同一块电路板上既有高压电路又有低压电路时,就需要特别注意足够的安全间距。



(2)线路拐角走线形式的选择。为了让电路板便于制造和美观,在设计时需要设置线路的拐角模式,可以选择45°、90°和圆弧。一般不采用尖锐的拐角,最好采用圆弧过渡或45°过渡,避免采用90°或者更加尖锐的拐角过渡。



导线和焊盘之间的连接处也要尽量圆滑,避免出现小的尖脚,可以采用补泪滴的方法来解决。当焊盘之间的中心距离小于一个焊盘的外径D时,导线的宽度可以和焊盘的直径相同;如果焊盘之间的中心距大于D,则导线的宽度就不宜大于焊盘的直径。



导线通过两个焊盘之间而不与其连通的时候,应该与它们保持最大且相等的间距,同样导线和导线之间的间距也应该均匀相等并保持最大。



(3)印制走线宽度的确定方法。走线宽度是由导线流过的电流等级和抗干扰等因素决定的,流过电流越大,则走线应该越宽。一般电源线就应该比信号线宽。为了保证地电位的稳定(受地电流大小变化影响小),地线也应该较宽。实验证明:当印制导线的铜膜厚度



为0.05mm时,印制导线的载流量可以按照20A/mm2进行计算,即0.05mm厚,1mm宽的导线可以流过1A的电流。所以对于一般的信号线来说 10~30mil的宽度就可以满足要求了;高电压,大电流的信号线线宽大于等于40mil,线间间距大于30mil。为了保证导线的抗剥离强度和工作可靠 性,在板面积和密度允许的范围内,应该采用尽可能宽的导线来降低线路阻抗,提高抗干扰性能。



对于电源线和地线的宽度,为了保证波形的稳定,在电路板布线空间允许的情况下,尽量加粗,一般情况下至少需要50mil。



(4)印制导线的抗干扰和电磁屏蔽。导线上的干扰主要有导线之间引入的干扰、电源线引入的干扰和信号线之间的串扰等,合理安排和布置走线及接地方式可以有效减少干扰源,使设计出的电路板具备更好的电磁兼容性能。



对于高频或者其他一些重要的信号线,例如时钟信号线,一方面其走线要尽量宽,另一方面可以采取包地的形式使其与周围的信号线隔离起来(就是用一条封闭的地线将信号线“包裹”起来,相当于加一层接地屏蔽层)。



对于模拟地和数字地要分开布线,不能混用。如果需要最后将模拟地和数字地统一为一个电位,则通常应该采用一点接地的方式,也就是只选取一点将模拟地和数字地连接起来,防止构成地线环路,造成地电位偏移。



完成布线后,应在顶层和底层没有铺设导线的地方敷以大面积的接地铜膜,也称为敷铜,用以有效减小地线阻抗,从而削弱地线中的高频信号,同时大面积的接地可以对电磁干扰起抑制作用。



电路板中的一个过孔会带来大约10pF的寄生电容,对于高速电路来说尤其有害;同时,过多的过孔也会降低电路板的机械强度。所以在布线时,应尽可能减少过 孔的数量。另外,在使用穿透式的过孔(通孔)时,通常使用焊盘来代替。这是因为在电路板制作时,有可能因为加工的原因导致某些穿透式的过孔(通孔)没有被 打穿,而焊盘在加工时肯定能够被打穿,这也相当于给制作带来了方便。



以上就是PCB板布局和布线的一般原则,但在实际操作中,元器件的布局和布线仍然是一项很灵活的工作,元器件的布局方式和连线方式并不唯一,布局布线的结 果很大程度上还是取决于设计人员的经验和思路。可以说,没有一个标准可以评判布局和布线方案的对与错,只能比较相对的优和劣。所以以上布局和布线原则仅作 为设计参考,实践才是评判优劣的唯一标准。



11.2.3 多层PCB板布局和布线的特殊要求



相对于简单的单层板和双层板,多层PCB板的布局和布线有其独特的要求。



对于多层PCB板的布局,归纳起来就是要合理安排使用不同电源和地类型元器件的布局。其目的一是为了给后面的内电层的分割带来便利,同时也可以有效地提高元器件之间的抗干扰能力。



所谓合理安排使用不同电源和地类型元器件的布局,就是将使用相同电源等级和相同类型地的元器件尽量放在一起。例如当电路原理图上有+3.3V、+5V、 ?5V、+15V、?15V等多个电压等级时,设计人员应该将使用同一电压等级的元器件集中放置在电路板的某一个区域。当然这个布局原则并不是布局的唯一 标准,同时还需要兼顾其他的布局原则(双层板布局的一般原则),这就需要设计人员根据实际需求来综合考虑各种因素,在满足其他布局原则的基础上,尽量将使 用相同电源等级和相同类型地的元器件放在一起。对于多层PCB板的布线,归纳起来就是一点:先走信号线,后走电源线。这是因为多层板的电源和地通常都通过 连接内电层来实现。这样做的好处是可以简化信号层的走线,并且通过内电层这种大面积铜膜连接的方式来有效降低接地阻抗和电源等效内阻,提高电路的抗干扰能 力;同时,大面积铜膜所允许通过的最大电流也加大了。



一般情况下,设计人员需要首先合理安排使用不同电源和地类型元器件的布局,同时兼顾其他布局原则,然后按照前面章节所介绍的方法对元器件进行布线(只布信 号线),完成后分割内电层,确定内电层各部分的网络标号,最后通过内电层和信号层上的过孔和焊盘来进行连接。焊盘和过孔在通过内电层时,与其具有相同网络 标号的焊盘或过孔会通过一些未被腐蚀的铜膜连接到内电层,而不属于该网络的焊盘周围的铜膜会被完全腐蚀掉,也就是说不会与该内电层导通。

更多相关:

  • 0. 前言上一篇我们分析了为什么LinearLayout会比RelativeLayout性能更高,意义在于分析了这两种布局的实现源码,算是对一个小结论的证明过程,但是对布局性能的优化效果,对这两种布局的选择远不如减少布局层级、避免过分绘制、按需加载等效果明显。所以本篇将着重总结Android布局性能优化的各种技巧。本文原创,转载请注...